[디지털 회로 설계] 4-Bit D Flip Flop 설계.hwp |
본문 1. 제목 : 4-Bit D Flip Flop 설계 2. 개요 : 1) 목적 : 1 bit flip flop을 통해 4 bit flip flop을 VHDL과 logic gate로 설계한다. 이 과정에서 VHDL의 process의 사용법을 익히고, logic gate의 구현과 process로의 구현의 차이점을 비교해 본다. 2) 방법 : <1-bit flip flop> (1) 입력이 D, Preset, Clear, Clock이고 출력이 Q, notQ인 1 bit D F/F을 VHDL 언어로 설계한다. (2) 위와 동일한 입출력을 가진 1 bit D F/F을 logic gate로 설계한다. (3) 둘의 설계 과정과 결과를 비교해 본다. <4-bit flip flop> (4) preset, clear, clock을 입력하고, D가 0에서 3인 벡터를 input으로 Q와 notQ를 output으로 하는 4bit의 D F/F을 1bit F/F를 통해서 만든다. (5) 설계한 F/F를 결과 값을 출력하여 이해한다. 3. 이론 참고문헌 (1) Fundamentals of Digital Logic with VHDL Design second edition, Stephen Brown, 2005 (2) http://princess.kongju.ac.kr/DigitalMain/dvlec/textbook/chap07/flash/dff.htm 하고 싶은 말 키워드 설계, 회로, 디지털 |
2016년 12월 28일 수요일
디지털 회로 설계 4-Bit D Flip Flop 설계
디지털 회로 설계 4-Bit D Flip Flop 설계
피드 구독하기:
댓글 (Atom)
댓글 없음:
댓글 쓰기