MOS Capacitor.hwp |
목차 목차 1. 실험 목적 2. 실험 배경 3. 이론 3.1 MOS Capacitor 3.1.1. 이상적인 MOS Capacitor 3.1.1.1. Substrate가 p-type Semiconductor 일 때 3.1.1.2. Substrate가 n-type Semiconductor 일 때 3.1.1.3 이상적인 MOS Capacitor 구조의 특성 3.1.2 표면의 영향이 있는 MOS capacitor 3.1.2.1 게이트와 기판의 일함수 차이 3.1.2.2 계면전하 3.1.3. 문턱전압 3.2.4. 정전용량과 고주파수, 저주파수와의 관계 3.1.5. 정전용량과 패턴전극의 크기 3.2. 절연파괴 (dielectric breakdown) 4. 실험 방법 5. 결과예측 5.1. C-V관계에서 전극 패턴크기에 따른 C 값의 변화 5.2. I-V관계에서 전극 패턴 크기에 따른 I 값의 변화 5.3. 예측되는 결론 요약 6. 출처 본문 3.1.1. 이상적인 MOS Capacitor 실제로 MOS Capacitor가 받는 표면효과는 매우 복잡하다. 이상적인 MOS Capacitor는 이런 표면효과를 무시한 것이다. 이런 MOS Capacitor는 변형된 일함수 을 사용하는 것이 편리하다. 일함수 이란 금속의 페르미 준위부터 산화물의 전도 대역까지의 크기를 말한다. 이 때 페르미 준위란 고체 내 전자의 에너지 분포가 급격히 변화하는 에너지 준위로, 열평형 상태에서 전자를 찾을 수 있는 확률이 1/2이 되는 에너지 준위를 말한다. 유사하게 는 반도체-산화물 계면의 변형된 일함수이다. 이상적인 MOS Capacitor에서는 =이다. 3.1.1.1. Substrate가 p-type Semiconductor 일 때 p - type 이란 최외각 전자가 4개 이하인 dopant를 반도체에 doping하여 정공(hole)이 많이 생겨 (+)전하를 띠고 있는 반도체를 말한다. (그림 2) Si에 Doing 되어있는 B원자(p-type) 참고문헌 Ben Streetman, Sanjay Banejea , Solid State Electronic Devices 6th Edition, p. 292~316 네이버 백과사전 (www.naver.com) 네이버 백과사전 (www.naver.com) 키워드 MOS, Capacitor |
2017년 9월 3일 일요일
MOS Capacitor
MOS Capacitor
피드 구독하기:
댓글 (Atom)
댓글 없음:
댓글 쓰기